Perbedaan Antara Latch dan Flip-Flop

Perbedaan Antara Latch dan Flip-Flop
Perbedaan Antara Latch dan Flip-Flop

Video: Perbedaan Antara Latch dan Flip-Flop

Video: Perbedaan Antara Latch dan Flip-Flop
Video: Cara Kerja Peredam 2024, Juli
Anonim

Latch vs Flip-Flop

Latch dan flip flop adalah blok bangunan dasar dari rangkaian logika sekuensial, oleh karena itu memori. Rangkaian logika sekuensial adalah jenis rangkaian digital yang tidak hanya merespons input saat ini, tetapi juga kondisi saat ini (atau masa lalu) rangkaian. Untuk mencapai fungsi ini, rangkaian harus dapat mempertahankan statusnya sebagai informasi biner.

Selengkapnya tentang Kait

Properti dasar perangkat memori adalah, ia harus dapat mempertahankan outputnya pada keadaan tetap sampai diperintahkan untuk berubah. Fungsi ini disediakan oleh rangkaian logika bistable. Sederhananya, ia memiliki dua status stabil; status Set dan status Reset. Dengan konvensi, keadaan set dianggap sebagai 1 dan keadaan reset dianggap sebagai 0. Elemen rangkaian seperti itu dikenal sebagai latch; analog dengan perangkat mekanis yang mengunci objek ke posisi tetap.

Basic Set-Reset latch (SR latch) adalah bentuk paling sederhana dari sirkuit bistable. Kait JK dan D adalah dua jenis kait lainnya. Operasi mereka dengan mudah diungkapkan oleh tabel kebenaran. Ini adalah representasi tabular dari semua hasil yang mungkin untuk status input yang berbeda.

Sebuah kait dasar mengubah nilainya setiap kali input yang benar diberikan. Hal ini menimbulkan masalah untuk mengontrol bit data yang disimpan dalam gerendel di sirkuit besar. Lebih banyak kontrol ke sirkuit bistable dapat diperkenalkan dengan melewatkan setiap input melalui gerbang AND. Dengan mengontrol gerbang AND menggunakan sinyal lain, input dapat diizinkan pada peristiwa yang diinginkan. Masukan tambahan ini dikenal sebagai Enable, dan gerendel yang dikonfigurasi dengan cara ini dikenal sebagai gerendel ber-clock atau gerendel berpagar. Biasanya Pengaktifan dikendalikan oleh jam, yang merupakan sinyal digital dengan interval status tinggi (1) dan rendah (0) yang diinginkan.

Untuk gerendel D yang di-clock, setiap kali jam dalam keadaan tinggi, output mengasumsikan keadaan tinggi untuk setiap keadaan tinggi dari input. Perilaku ini disebut transparansi. Dalam beberapa aplikasi, transparansi kait merupakan kelemahan.

Lebih lanjut tentang Flip-Flop

Seringkali diperlukan kemampuan untuk mengambil sampel input pada saat tertentu dan mempertahankan nilainya secara internal. Karena transparansi, gerendel merespons setiap peristiwa yang terjadi dalam keadaan jam yang tinggi. Sebagai solusi, sirkuit bistable yang dipicu pada tepi naik atau tepi jatuh dari pulsa clock dapat digunakan. Sirkuit ini dikenal sebagai flip-flop, yang sinkron dengan tepi pulsa clock. Oleh karena itu, Flip-Flop juga dikenal sebagai rangkaian multivibrator bistabil sinkron. Di sisi lain, kait adalah sirkuit multivibrator bistabil asinkron.

Sesuai dengan pengoperasian kait, SR, JK, D, dan T flip flop juga dirancang.

Apa perbedaan antara Latch dan Flip Flops?

• Latch adalah rangkaian multivibrator bistabil asinkron, dan flip-flop adalah rangkaian multivibrator bistabil sinkron.

• Dalam latches, status yang dipertahankan dapat berubah setiap saat ketika aktifkan berada pada status tinggi, tetapi dalam sandal jepit, status yang dipertahankan hanya dapat berubah pada tepi naik atau tepi turun dari sinyal clock yang diberikan sebagai input dari aktifkan.

Direkomendasikan: